MODUL 3
"Counter"
DAFTAR ISI
1. Merangkai dan menguji operasi logika dari counter asyncronus dan counter syncronous
2. Merangkai dan mengujia aplikasi dari sebuah counter
- Panel DL 2203C
- Panel DL 2203D
- Panel DL 2203S
- Jumper
2.3 Dasar Teori
3.3.1 Counter
Counter adalah sebuah rangkaian sekuensial yang mengeluarkan urutan statestate tertentu, yang merupakan aplikasi dari pulsa-pulsa inputnya. Pulsa input dapat berupa pulsa clock atau pulsa yang dibangkitkan oleh sumber eksternal dan muncul pada interval waktu tertentu. Counter banyak digunakan pada peralatan yang berhubungan dengan teknologi digital, biasanya untuk menghitung jumlah kemunculan sebuah o kejadian/event atau untuk menghitung pembangkit waktu. Counter yang mengeluarkan urutan biner dinamakan Biner Counter. Sebuah n-bit binary counter terdiri dari n buah flip- flop, dapat menghitung dari 0 sampai 2n - 1 . Counter secara umum diklasifikasikan atas counter asyncron dan counter syncronous.
a. Counter Asyncronous
Counter Asyncronous disebut juga Ripple Through Counter atau Counter Serial (Serial Counter), karena output masing-masing flip-flop yang digunakan akan bergulingan (berubah kondisi dan “0” ke “1”) dan sebaliknya secara berurutan atau langkah demi langkah, hal ini disebabkan karena hanya flipflop yang paling ujung saja yang dikendalikan oleh sinyal clock, sedangkan sinyal clock untuk flip-flop lainnya diambilkan dan masing-masing flip-flop sebelumnya
b. Counter Syncronous
4. Percobaan [kembali]3.5 Prosedur Percobaan 3.5.1 Percobaan 1 Asyncronous Binary Counter 4 bit dengan 4 J-K flip-flop2. Set Switch B0 ke logika 1, Analisa Output yang terjadi, operasi reset dapat dilakukan setiap saat dengan menset Switch B0 ke logika 0. Gambarkan bentuk sinyal CLK terhadap H0,H1,H2 dan H3, dan analisa hasil tersebut
3.5.2 Percobaan 2 Asynchronous Binary Counter1. Rangkai rangkaian seperti gambar dibawah ini.2. Variasikan switch pada rangkaian sesuai dengan kondisi yang ada pada jurnal
1. Rangkaian Synchronous binary counter2. Variasikan switch pada rangkaian sesuai dengan kondisi yang ada pada jurnal.
4. Percobaan [kembali]
3.5 Prosedur Percobaan
3.5.1 Percobaan 1 Asyncronous Binary Counter 4 bit dengan 4 J-K flip-flop
2. Set Switch B0 ke logika 1, Analisa Output yang terjadi, operasi reset dapat dilakukan setiap saat dengan menset Switch B0 ke logika 0. Gambarkan bentuk sinyal CLK terhadap H0,H1,H2 dan H3, dan analisa hasil tersebut
3.5.2 Percobaan 2 Asynchronous Binary Counter
1. Rangkai rangkaian seperti gambar dibawah ini.
2. Variasikan switch pada rangkaian sesuai dengan kondisi yang ada pada jurnal
1. Rangkaian Synchronous binary counter
2. Variasikan switch pada rangkaian sesuai dengan kondisi yang ada pada jurnal.
Tidak ada komentar:
Posting Komentar