Senin, 12 Juni 2023

Tugas Pendahuluan 2 Modul 3




1. Kondisi
[Kembali]

Percobaan 2 Kondisi 10
Buatlah rangkaian seperti gambar percobaan 2, ganti probe dengan seven segment dan ubah besar sumber menjadi 5 volt

2. Gambar Rangkaian Simulasi [Kembali]


3. Video Simulasi [Kembali]


4. Prinsip Kerja [Kembali]

Pada rangkaian ini terdapat SW-SPDT, dimana kaki yang terhubung dengan power supply berfungsi sebagai pengindikasi logika 1 dan kaki yang terhubung dengan ground berfungsi sebagai logika 0. Di sini terdapat 2 buah ic, yaitu 74LS90 dan 7493. Selain itu, di sini juga menggunakan seven segment sebagai output akhir yang berfungsi untuk menampilkan angka dari counter. Rangkaian ini termasuk ke dalam rangkaian counter asyncronous, artinya hanya flip-flop pertama yang mendapatkan sinyal clock atau tegangan awal dari clock, sedangkan flip-flop selanjutnya clocknya berdasarkan output dari flip-flop sebelumnya. 

Pada rangkaian percobaan 2a, terminal CKBnya tidak terhubung dengan output Q0 dan output QA, sehingga akan menghasilkan perhitungan yang acak atau tidak berurutan. Hal ini dikarenakan CKB itu hanya mempengaruhi output Q1,Q2,Q3 atau QB, QC, QD. Jadi, karena CKB tidak disambungkan ke Q0 dan QA, akan menyebabkan perhitungannya acak.

Pada rangkaian percobaan 2b, terminal CKBnya terhubung dengan output Q0 dan output QA, sehingga akan menghasilkan perhitungan berurutan. Hal ini dikarenakan CKB itu hanya mempengaruhi output Q1,Q2,Q3 atau QB, QC, QD. Jadi, karena CKB disambungkan ke Q0 dan QA, akan menyebabkan perhitungannya menjadi berurutan.

Pada rangkaian ini, dapat dilihat bahwa inputan clocknya memiliki prinsip kerja aktif low, sehingga keluarannya akan berubah saat inputan clocknya mencapai fall time yaitu dari 1 ke 0. Saat inputan ic counter ini divariasikan, maka akan menghasilkan keluaran sesuai dengan perubahan inputan clock. Dikarenakan inputan clocknya berupa input fall time yaitu aktif saat logika 1 ke 0, maka outputnya akan berubah secara berurutan. Pada ranngkaian percobaan 2 ini, termasuk ke dalam rangkaian counter asyncronous up, hal ini dikarenakan clocknya tersambung kepada output Q. Sehingga, counter akan melakukan perhitungan dari yang terkecil hingga terbesar.

5. Link Download [Kembali]
Download HTML di sini
Download video simulasi di sini
Download rangkaian simulasi di sini
Download Datasheet Seven Segment di sini
Download Datasheet SW-SPDT di sini
Download datasheet IC 74LS90 di sini
Download datasheet IC 7493 di sini























Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

TUGAS BESAR PRAKTIKUM UP & UC (MODUL 4)

  [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Pendahuluan 2. Tujuan 3. Alat dan Bahan 4. Dasar Teori 5. Percobaan Percob...